PCB設計EMI問題:九個高速信號走線規則

工程師 EMI 設計 電子工程師筆記 2019-05-13

電子產品的EMI問題越來越受到電子工程師的關注,幾乎60%的EMI問題都可以通過高速PCB來解決。以下是九大規則:

規則一:高速信號走線屏蔽規則

在高速的PCB設計中,時鐘等關鍵的高速信號線,走線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的洩漏。建議屏蔽線,每1000mil,打孔接地。

PCB設計EMI問題:九個高速信號走線規則

規則二:高速信號的走線閉環規則

由於PCB板的密度越來越高,很多PCB LAYOUT工程師在走線的過程中,很容易出現一種失誤,即時鐘信號等高速信號網絡,在多層的PCB走線的時候產生了閉環的結果,這樣的閉環結果將產生環形天線,增加EMI的輻射強度。

PCB設計EMI問題:九個高速信號走線規則

規則三:高速信號的走線開環規則

規則二提到高速信號的閉環會造成EMI輻射,然而開環同樣會造成EMI輻射。

時鐘信號等高速信號網絡,在多層的PCB走線的時候一旦產生了開環的結果,將產生線形天線,增加EMI的輻射強度。

PCB設計EMI問題:九個高速信號走線規則

規則四:高速信號的特性阻抗連續規則

高速信號,在層與層之間切換的時候必須保證特性阻抗的連續,否則會增加EMI的輻射。也就是說,同層的佈線的寬度必須連續,不同層的走線阻抗必須連續。

PCB設計EMI問題:九個高速信號走線規則

規則五:高速PCB設計的佈線方向規則

相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串擾,增加EMI輻射。

簡而言之,相鄰的佈線層遵循橫平豎垂的佈線方向,垂直的佈線可以抑制線間的串擾。

PCB設計EMI問題:九個高速信號走線規則

規則六:高速PCB設計中的拓撲結構規則

在高速PCB設計中,線路板特性阻抗的控制和多負載情況下的拓撲結構的設計,直接決定著產品的成功還是失敗。

圖示為菊花鏈式拓撲結構,一般用於幾Mhz的情況下為益。高速PCB設計中建議使用後端的星形對稱結構。

PCB設計EMI問題:九個高速信號走線規則

規則七:走線長度的諧振規則

檢查信號線的長度和信號的頻率是否構成諧振,即當佈線長度為信號波長1/4的時候的整數倍時,此佈線將產生諧振,而諧振就會輻射電磁波,產生干擾。

PCB設計EMI問題:九個高速信號走線規則

規則八:迴流路徑規則

所有的高速信號必須有良好的迴流路徑。儘可能地保證時鐘等高速信號的迴流路徑最小。否則會極大的增加輻射,並且輻射的大小和信號路徑和迴流路徑所包圍的面積成正比。

PCB設計EMI問題:九個高速信號走線規則

規則九:器件的退耦電容擺放規則

退耦電容的擺放的位置非常的重要。擺放不合理根本起不到退耦的效果。其原則是:靠近電源的管腳,並且電容的電源走線和地線所包圍的面積最小。

PCB設計EMI問題:九個高速信號走線規則

相關推薦

推薦中...